Logotipo de Intel

CPRI Intel FPGA IP

Producto eCPRI-Intel-FPGA-IP

Notas de la versión IP de eCPRI Intel® FPGA

El número de versión de Intel® FPGA IP (XYZ) puede cambiar con cada versión del software Intel Quartus® Prime. Un cambio en:

  • X indica una revisión importante de la propiedad intelectual. Si actualiza el software Intel Quartus Prime, debe regenerar la IP.
  • Y indica que la IP incluye nuevas funciones. Regenera tu IP para incluir estas nuevas funciones.
  • Z indica que la IP incluye cambios menores. Regenera tu IP para incluir estos cambios.
Información relacionada
  • Introducción a los núcleos IP Intel FPGA
  • Guía del usuario de eCPRI Intel FPGA IP
  • eCPRI Intel FPGA IP Diseño ExampGuía del usuario

eCPRI Intel FPGA IP v2.0.1

Tabla 1. v2.0.1 2022.11.15

Versión Intel Quartus Prime Descripción Impacto
 

 

22.3

Se agregó soporte para los siguientes grados de dispositivo y velocidad Intel Agilex™:

• Grado del dispositivo: Industrial

• Grado de velocidad: -3

 

 

eCPRI Intel FPGA IP v2.0.0

Tabla 2. v2.0.0 2022.08.26

Versión Intel Quartus Prime Descripción Impacto
 

 

 

 

22.2

Se agregó soporte para el esquema de arbitraje de paquetes de prioridad CoS L2 basado en la especificación del plano de sincronización, usuario y control O-RAN 7.01 (ORAN-WG4.CUS.0-v07.01), Sección 5.3 Calidad de servicio.  

Se agregó soporte para el mecanismo de identificación de flujo de datos basado en la especificación del plano de sincronización, usuario y control O-RAN.

7.01 (ORAN-WG4.CUS.0-v07.01), Sección 5.4 Identificación del flujo de datos.

 

Nueva señal agregada:
Versión Intel Quartus Prime Descripción Impacto
  • tx_queue__fifo_full  
• text_source_pkt_type
• text_tx_ingress_timestamp_96b_datos
• ptp_tx_ingress_timestamp_96b_datos
Se agregaron nuevos parámetros de IP:  
•    ID de VLAN predeterminada  
•    Mecanismo de coincidencia de flujo de datos  
•    Esquema de arbitraje de paquetes  
•    Prioridad predeterminada de paquetes TX  
•    Cola de arbitraje TX 0 Profundidad  
•    Cola de arbitraje TX 1 Profundidad
•    Cola de arbitraje TX 2 Profundidad  
•    Cola de arbitraje TX 3 Profundidad  
•    Cola de arbitraje TX 4 Profundidad  
•    Cola de arbitraje TX 5 Profundidad  
•    Cola de arbitraje TX 6 Profundidad  
•    Cola de arbitraje TX 7 Profundidad  

eCPRI Intel FPGA IP v1.4.1

Tabla 3. v1.4.1 2022.07.01

Versión Intel Quartus Prime Descripción Impacto
 

 

 

 

22.1

Se agregó el diseño de hardware ex.ample admite las variaciones de dispositivos Intel Agilex F-tile. El diseño example admite los siguientes kits de desarrollo:

• Kit de desarrollo de FPGA Intel Agilex I-Series

• Kit de desarrollo de transceptor-SoC Intel Agilex serie I

 

 

Se agregó soporte para el simulador QuestaSim*.
Se eliminó la compatibilidad con el simulador ModelSim* SE.
 

21.3

Se agregó soporte IP-XACT.
Problema solucionado: no se puede detectar la lista de mosaicos para un dispositivo. No hay selección de mosaicos incorrecta.

eCPRI Intel FPGA IP v1.4.0
Tabla 4. v1.4.0 2021.10.01

Versión Intel Quartus Prime Descripción Impacto
 

 

 

 

21.2

Se agregó soporte para dispositivos Intel Agilex F-tile.
Se agregó soporte para diseños multicanal.
Se eliminó la compatibilidad con el simulador NCSim*.
Problema solucionado: el Transmisión La opción no estaba disponible al habilitar la Emparejar con ORAN opción en el Editor de parámetros IP. Puede habilitar o deshabilitar el Transmisión opción cuando el Emparejar con ORAN El parámetro está habilitado.

eCPRI Intel FPGA IP v1.3.0
Tabla 5. v1.3.0 2021.02.26

Versión Intel Quartus Prime Descripción Impacto
 

20.4

Se agregó soporte para dispositivos Intel Agilex E-tile.
Se agregó soporte para 1588 PTP Fingerprint (ancho de 8 bits) como característica estándar. No hay compatibilidad con versiones anteriores con ancho de huella digital PTP de 4 bits

eCPRI Intel FPGA IP v1.2.0
Tabla 6. v1.2.0 2021.01.08

Versión Intel Quartus Prime Descripción Impacto
 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

20.3

Se agregó soporte para la función de interfuncionamiento (IWF) tipo 0. Puede conectar el nodo eCPRI con un nodo CPRI.
Admite el emparejamiento de eCPRI Intel FPGA IP con O-RAN Intel FPGA IP.  

Se agregaron los siguientes nuevos parámetros relacionados con IWF:

•    Soporte de función de interfuncionamiento (IWF)

•    Tipo de función de interfuncionamiento (IWF)

•    Función de interfuncionamiento (IWF) Número de CPRI

 

Con estos parámetros, puede habilitar su IP eCPRI para la funcionalidad IWF.

Se agregaron las siguientes interfaces relacionadas con IWF:

• Interfaz de fuente eCPRI tipo 0 de IWF

• Interfaz receptora eCPRI IWF tipo 0

• Interfaz MAC CPRI IWF tipo 0

Nota: Referirse a Guía del usuario de eCPRI Intel FPGA IP para obtener información detallada sobre las señales relacionadas con estas interfaces.

 

 

 

Se agregaron las siguientes señales de reloj:

• iwf_gmii_rxclk[N]

• iwf_gmii_txclk[N]

• gmii_rxclk[N]

• gmii_txclk[N]

 

 

Se agregaron las siguientes señales de reinicio:

• iwf_rst_tx_n

• iwf_rst_rx_n

• rst_tx_n_sync

• rst_rx_n_sync

• iwf_gmii_rxreset_n[N]

• iwf_gmii_txreset_n[N]

• gmii_rxreset_n[N]

• gmii_txreset_n[N]

 

 

 

 

 

El diseño eCPRI IP exampEl archivo para el dispositivo Intel Arria® 10 ya está disponible.  

eCPRI Intel FPGA IP v1.1.0
Tabla 7. v1.1.0 2020.05.18

Versión Intel Quartus Prime Descripción Impacto
 

 

 

 

 

20.1

Se agregó soporte para dispositivos Intel Arria 10.
La IP admite una velocidad de datos de 10G para dispositivos Intel Stratix® 10 e Intel Arria 10.
Se agregaron los siguientes nuevos parámetros:

•    Transmisión

•    Emparejar con ORAN

•    Ancho de bits del temporizador de medición de retardo unidireccional

•    Ancho de bits del temporizador de acceso a memoria remota

•    Ancho de bits del temporizador de reinicio remoto

eCPRI Intel FPGA IP v1.0.0
Tabla 8. v1.0.0 2020.04.13

Versión Intel Quartus Prime Descripción Impacto
19.4 Lanzamiento inicial.

Archivos de la guía del usuario de eCPRI Intel FPGA IP

Para obtener las versiones más recientes y anteriores de esta guía del usuario, consulte la versión HTML de la Guía del usuario IP de eCPRI Intel FPGA. Seleccione la versión y haga clic en Descargar. Si una IP o versión de software no aparece en la lista, se aplica la guía del usuario para la IP o versión de software anterior.

eCPRI Intel FPGA IP Diseño ExampArchivos de la guía del usuario

Para obtener las versiones más recientes y anteriores de esta guía del usuario, consulte el eCPRI Intel FPGA IP Design ExampVersión HTML de la Guía del usuario. Seleccione la versión y haga clic en Descargar. Si no se incluye una IP o una versión de software, se aplica la guía del usuario de la IP o versión de software anterior.

Corporación Intel.
Reservados todos los derechos. Intel, el logotipo de Intel y otras marcas de Intel son marcas comerciales de Intel Corporation o sus subsidiarias. Intel garantiza el rendimiento de sus productos semiconductores y FPGA según las especificaciones actuales de acuerdo con la garantía estándar de Intel, pero se reserva el derecho de realizar cambios en cualquier producto y servicio en cualquier momento sin previo aviso. Intel no asume ninguna responsabilidad u obligación que surja de la aplicación o el uso de cualquier información, producto o servicio descrito en este documento, excepto que Intel lo acuerde expresamente por escrito. Se recomienda a los clientes de Intel que obtengan la versión más reciente de las especificaciones del dispositivo antes de confiar en cualquier información publicada y antes de realizar pedidos de productos o servicios.

Otros nombres y marcas pueden ser reclamados como propiedad de terceros.

Documentos / Recursos

Intel eCPRIIntel FPGA IP [pdf] Manual del usuario
eCPRI Intel FPGA IP, eCPRI Intel, FPGA IP

Referencias

Deja un comentario

Su dirección de correo electrónico no será publicada. Los campos obligatorios están marcados *